凡亿教育-小羊
凡事用心,一起进步
打开APP
公司名片
凡亿专栏 | 【赛盛技术案例分享】低频率段CE测试Fail问题解决案例
课程
直播
文章
问答
类目筛选
EDA设计
硬件技术
EDA仿真
嵌入式
IC设计
人工智能
考试认证
结构设计
其他
【赛盛技术案例分享】低频率段CE测试Fail问题解决案例
深圳市赛盛技术有限公司
2023-05-06 21:20:05
1201
关注
登录查看更多内容
CE测试
低频率
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表凡亿课堂立场。文章及其配图仅供工程师学习之用,如有内容图片侵权或者其他问题,请联系本站作侵删。
相关阅读
嵌入式大杂烩
已关注
想做好EMC设计,去耦电容如何配置?
随着时代发展,芯片逐渐高密度化、高性能化,随之而来是愈发严重的电磁干扰问题,对电子工程师来说,做好电磁兼容性(EMC)设计是很有必要的,而EMC设计离不开去耦电容的配置,那么如何配置?1、电源入口大容值电解电容在电源输入端直接跨接一个10u
2024-09-06 13:53:03
文章
凡亿教育小亿
已关注
电磁兼容(EMC)的吸收损耗是什么?
屏蔽、滤波、接地是电磁兼容设计常用的手段,其中屏蔽是最常见也最容易实现的方法,因此也很多次被电子工程师广用在电磁兼容(EMC)设计,但很多小白错估屏蔽材料的吸收损耗能力,反而导致电磁波没被吸收,EMC问题更加严重,所以吸收损耗是什么?如何合
2022-09-16 11:06:10
文章
硬件电子工程师
已关注
【可靠性】电源噪声导致辐射发射超标案例
2024-12-12 14:42:42
文章
电路之家
已关注
担心电路EMC辐射太多?试试这个方法成功50%!
自从人们首次发现电磁辐射,人们开始担忧电子产品的电磁辐射问题,希望能够降低电磁辐射不超标,这也是许多电子工程师在电磁项目时会被要求的需求,所以如何做?1、PCB布局阶段①接口信号器件布局滤波、防护、隔离器件紧邻接口连接器,先防护后滤波。电源
2024-10-15 10:43:33
文章
凡亿助教-小燕
已关注
24条可降低噪声和电磁干扰的实用技巧
在电子系统设计中,为确保系统的性能及延长使用寿命,降低噪声与电磁干扰(EMI)是必不可少的环节,下面将总结24条实用性极高的PCB设计技巧,希望对小伙伴们有所帮助。1. 低速芯片优先:在可能的情况下,优先使用低速芯片代替高速芯片,特别是在非
2024-12-23 10:01:33
文章
进入分区查看更多精彩内容>
精彩评论
暂无评论
发布
暂无评论