凡亿专栏 | 高通晶振设计指导
高通晶振设计指导

前言:

1、随着目前PCB越来越小,越来越薄,导致更加严重的散热问题

2、XTAL_IN/XTAL_OUT和GND_LINE可以作为热源的传热路径,导致GPS/GNSS受到影响。

3、布局区域约束要求晶振布局必须靠近PMIC

 

ef845da00ae780dda30b0c70603e1f.png


一、布局要求

1、晶振需要远离PMIC,需要保证XTAL_IN/OUT的距离在3~10mm

2、验证XTAL距离PA和MSM/MDM/APQ/QCA距离1mm(在同一层时),不能布局在PA/MSM/APQ/QCA等IC的背面

3、需要隔离可能影响到GNSS性能的主要热源

16f8657b0d85b1cb488ac16f3de4db.png

二、布局指导

                                       

布局指导

1

热隔离对GNSS的性能非常重要

2

晶振下方净空至少2层

  3

GND_XOADC网络除了主地外禁止连接到其它地网络

                                                      

 

 三、走线checlist

走线checklist

1

晶振和XTAL_IN/XTAL_OUT至少净空2层

 

 

2

XTAL_IN/OUT

1、XTAL_IN/OUT走线长度为3~10mm

(1) XTAL如果距离PMIC较近,XTAL_IN/OUT路径应当弯曲增加线长;

(2) 在高通某些平台中,会把时钟部分从PMIC中摘出来,此时XTAL_IN/OUT的路径应该尽可能的短;

(3) XTAL_IN/OUT 的走线宽度<3mil<>

(4) XTAL_IN/OUT尽量走在最表层

 

0e92192c89255fd5c9a4024ac6b5fa.png

2、XTAL_IN/OUT不需要走差分线

3、XTAL_IN/OUT之间没有必要加隔离地

4、XTAL_IN/OUT的走线过长,会导致PMIC无法调节寄生电容

5、XTAL_IN/OUT过短,GNSS的性能会受到PMIC热源影响


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表凡亿课堂立场。文章及其配图仅供工程师学习之用,如有内容图片侵权或者其他问题,请联系本站作侵删。
相关阅读
进入分区查看更多精彩内容>
精彩评论

暂无评论