凡亿专栏 | 【Allegro软件PCB设计120问解析】第63问 如何将所有的差分线设置到其它信号的间距是20mil并满足自身的阻抗间距不报错呢?
【Allegro软件PCB设计120问解析】第63问 如何将所有的差分线设置到其它信号的间距是20mil并满足自身的阻抗间距不报错呢?

答:我们在PCB设计过程中,差分信号是比较重要的信号,一般设置差分信号到其它信号的间距是20mil,但是设置完差分信号到其它信号的间距之后,差分对内PN之间不满足20mil的间距,会报错,如图6-205所示:

image.png 

图6-205   差分信号对内报错示意图

如图6-205所示,差分信号到其它信号的间距是20mil,但是差分按照阻抗线宽走线,间距是8mil,所以出现DRC的错误。

第一步,打开规则管理器,执行菜单命令Setup-Constrains,在下拉菜单中选择Constraint Manager,进行规则设置,左侧选择Physical Constraint Set,如图6-206所示,点击all layers;

image.png 

图6-206   进入物理规则设置示意图

第二步,差分走线设置的规则,是DIFF100的规则,在差分属性的Min Line Spacing最小间距,目前是0,如图6-207所示,我们将其设置为差分默认的间距8mil,如图6-208所示;

image.png 

图6-207  默认差分间距设置示意图

image.png 

图6-208   差分最小间距设置示意图

第三步,设置完成以后,回到PCB界面,如图6-209所示,差分线已经不会报错了,对内满足阻抗要求,对外到其它信号满足20mil间距。

image.png 

图6-209   差分信号不报错示意图

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表凡亿课堂立场。文章及其配图仅供工程师学习之用,如有内容图片侵权或者其他问题,请联系本站作侵删。
相关阅读
进入分区查看更多精彩内容>
精彩评论

暂无评论