凡亿专栏 | 90天全能特训班22期 AD-申存湛-2DDR
90天全能特训班22期 AD-申存湛-2DDR
  1. 注意地址线之间等长需要满足3W间距规则

image.png

2.差分对内等长凸起高度不能超过线距的两倍

image.png

image.png

蛇形走线需要优化,等长尽量使用钝角,不要用圆弧或者直角,走线能拉直尽量拉直

06ccbce2d99093b3b2794cf402dd1a.png

差分对内等长需要优化,原则哪里不耦合就在哪里绕等长

81d6b516b6489e923e138503cde75f.png

02c41f7cc85cdc08bbf30a04d4a6db.png

走线到焊盘间距太近,后期容易造成短路,建议最少6mil

0ba5cea2962be7ceffc91d311f62b7.png

地网络不用走线连接,直接打孔连接到地平面即可

cb85b821d4df4de40bdf71cf3e69df.png

此处DDR线宽不满足载流,VREF最少需要加粗到15mil以上

6835b32c010cdc7bb6dc1f1dab9615.png

等长存在误差报错

ed8f34153064c693a4794324c55def.png

差分对内等长误差5mil

5e9d6c1a4a79a4e98b526968870395.png

存在开路

912514041e7385ceffdd71b72c9657.png

BGA芯片里面的扇出的地过孔不要删除

df9bb8392f7f37e099d5d323026a76.png
以上评审报告来源于凡亿教育90天高速PCB特训班作业评审
如需了解PCB特训班课程可以访问链接或扫码联系助教:
https://item.taobao.com/item.htm?spm=a1z10.1-c-s.w21136784-21870440400.21.5c7b5284NnAAq6&id=601258730169

dd0e370bbd643067c8377f2970b6b3.png

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表凡亿课堂立场。文章及其配图仅供工程师学习之用,如有内容图片侵权或者其他问题,请联系本站作侵删。
相关阅读
进入分区查看更多精彩内容>
精彩评论

暂无评论