凡亿教育-莎莎
凡事用心,一起进步
打开APP
公司名片
凡亿课堂 | 设计指南
当前位置: 首页 设计指南
Clock时钟电路PCB设计布局布线要求
浏览量:1826
发布时间2023-08-21 16:40:14

时钟电路就是类似像时钟一样准确运动的震荡电路,任何工作都是依照时间顺序,那么产生这个时间的电路就是时钟电路,时钟电路一般是由晶体振荡器、晶振、控制芯片以及匹配电容组成,如图1所示。

image.png

图1 时钟电路

针对时钟电路PCB设计有以下注意事项:

1、晶体电路布局需要优先考虑,布局整体紧凑,布局时应与芯片在同一层并尽量靠近放置,以避免打过孔,晶体走线尽可能的短,远离干扰源,尽量远离板边缘;

2、如果出现晶体电路在布局过程中与芯片放置在不同层的情况,应尽可能的让靠近芯片,让走线变短,并需要将晶体走线全程进行包地处理,以避免被干扰;

3、晶体以及时钟信号走线需要全程包地处理,包地线每隔200-300mil至少添加一个GND过孔,并且必须保证邻层的地参考面完整,如图2所示;

4、晶体的当前层可围绕其进行GND走线形成地环,在地环放置GND过孔,连接到相邻的GND平面层,用以隔离噪声,如图3所示。

image.png

图2晶体布局布线                     图3 晶振布局布线

4、时钟走线Xin与Xout以及晶体下方投影区域禁止任何走线,避免噪声耦合进入时钟电路;

6、晶体下面相邻层必须保证完整的参考平面,避免出现跨分割现象,有助于隔离噪声,保持晶体输出,如下图4所示。

image.png

图4 第二层为完整的参考平面

声明:本网站所收集的部分公开资料来源于互联网,转载的目的在于传递更多信息及用于网络分享,并不代表本站赞同其观点和对其真实性负责,也不构成任何其他建议。仅供学习交流使用,不构成商业目的。版权归原作者所有,如果您发现网站上有侵犯您的知识产权的作品,请与我们取得联系,我们会及时删除。 侵权投诉

相关文章

Altium Designer Gerber生产文件资料输出方法及设置

2023-12-25 11:41:21

Altium Designer内电层(负片层)规则设置

2023-12-18 11:53:19

引脚与焊盘的检查标准

2023-08-31 15:47:30

PCB通用布线规范-关于PCB线宽

2023-08-25 23:15:42

orcad软件元器件符号

2023-12-21 10:32:40